硬件開發(fā)
英特爾硬件設(shè)計(jì)流程
英特爾嵌入式平臺(tái)硬件設(shè)計(jì)流程指導(dǎo)
技術(shù)發(fā)展日新月異,如何能夠快速提供完整的解決方案,正成為現(xiàn)代高新技術(shù)企業(yè)的主要挑戰(zhàn)。這就要求開發(fā)團(tuán)隊(duì)進(jìn)行詳細(xì)的研究并深刻理解實(shí)際需求,進(jìn)行需求分析,比如產(chǎn)品各項(xiàng)性能指標(biāo)、產(chǎn)品功能要求、測(cè)試認(rèn)證需求、項(xiàng)目成本目標(biāo)等,進(jìn)一步明確設(shè)計(jì)任務(wù)。英特爾產(chǎn)品線比較廣泛,針對(duì)設(shè)計(jì)任務(wù)和要求,學(xué)習(xí)平臺(tái)資料進(jìn)行評(píng)估,設(shè)計(jì)可靠合理、經(jīng)濟(jì)可行的方案時(shí)需要特別注意Intel平臺(tái)各項(xiàng)功能參數(shù)與實(shí)際需求相符合,具體需要參考英特爾產(chǎn)品文檔資料。
一、英特爾平臺(tái)文檔資料名詞術(shù)語(yǔ)
1.1外部設(shè)計(jì)規(guī)范EDS(External Design Specification)
這份設(shè)計(jì)文檔包含了該平臺(tái)支持參考設(shè)計(jì)中的使用和實(shí)現(xiàn)的資料,幫助客戶設(shè)計(jì)使用英特爾的產(chǎn)品。還包含了使用特定的Intel組件的性能指標(biāo)或系統(tǒng)設(shè)計(jì)的設(shè)計(jì)信息,以及Intel處理器核心、圖形、內(nèi)存控制器、總線信號(hào)描述、系統(tǒng)內(nèi)存匹配、總線接口數(shù)量、電氣特性、封裝信息、時(shí)鐘分配、芯片對(duì)電壓的要求、以及上電順序和輸入/輸出接口等具體信息。
1.2平臺(tái)設(shè)計(jì)指南PDG(P1atformDeSignGuide)
設(shè)計(jì)指南包含的信息支持參考設(shè)計(jì)的使用和實(shí)現(xiàn)的信息,幫助客戶設(shè)計(jì)使用英特爾的產(chǎn)品。還包含了使用特定的Intel組件的PCB板布局和板級(jí)系統(tǒng)設(shè)計(jì)的設(shè)計(jì)信息與設(shè)計(jì)建議,具體到CPU和芯片的每一種接口的接線與布線建議,如DDR拓?fù)浣Y(jié)構(gòu)、DMI、DDI、DSI、SATA、PCIe、USB等;Design Guide中也會(huì)有平臺(tái)中電源分配與上電順序設(shè)計(jì)指導(dǎo)等以及對(duì)PCB疊層、走線、接口、等長(zhǎng)、過孔等做出詳細(xì)的規(guī)范和要求。
1.3客戶參考設(shè)計(jì)原理圖CRB(Customer Reference Board Schematic)
客戶參考板原理圖描述了一個(gè)Intel完整產(chǎn)品的特性,包含了特定產(chǎn)品客戶參考板的原理圖設(shè)計(jì),會(huì)把Intel對(duì)應(yīng)平臺(tái)的各個(gè)總線接口連接出來(lái),通過調(diào)試即可實(shí)現(xiàn)系統(tǒng)功能,包括系統(tǒng)框架圖、電源方案、時(shí)鐘、平臺(tái)上電順序、電源管理、詳細(xì)原理圖實(shí)現(xiàn)到具體的元器件連接等。
1.4客戶參考設(shè)計(jì)布局文檔(Customer Reference Board fi1e)
客戶參考板布局文件是針對(duì)目標(biāo)系統(tǒng)設(shè)計(jì)的一個(gè)布局文件。與客戶參考設(shè)計(jì)原理圖相一一對(duì)應(yīng)的,使用參考客戶參考板用戶指南、客戶參考測(cè)試計(jì)劃和客戶參考系統(tǒng)設(shè)計(jì)。
1.5平臺(tái)布局檢查表(Layout check 1ist)
布局檢查表是審查設(shè)計(jì)指南并實(shí)現(xiàn)一個(gè)系統(tǒng)布局設(shè)計(jì)重要環(huán)節(jié),由大局到細(xì)節(jié)的與相關(guān)的平臺(tái)設(shè)計(jì)指南一起配合使用的,具體的每個(gè)總線接口都有詳細(xì)的要求和說明,比如說高速總線布線、過孔數(shù)量、時(shí)鐘分配、特性阻抗、長(zhǎng)度限制等檢查可能發(fā)生的問題點(diǎn),增強(qiáng)主板的穩(wěn)定性能。
1.6原理圖檢查表(Schematic design check list)
原理圖檢查表是一份產(chǎn)品設(shè)計(jì)原理圖需要審查的項(xiàng)目清單和列表,原理圖推薦設(shè)計(jì)與指導(dǎo),可自查與CRB原理圖的接線區(qū)別與問題。檢查有關(guān)芯片周邊信號(hào)的連接、高速信號(hào)的連接、電源狀態(tài)、時(shí)鐘分配,未使用總線接口屏蔽注意事項(xiàng),在原理圖設(shè)計(jì)中常常與外部設(shè)計(jì)規(guī)范EDS配合使用。
二、Intel項(xiàng)目設(shè)計(jì)流程
2.1英特爾項(xiàng)目設(shè)計(jì)前期準(zhǔn)備
在實(shí)際項(xiàng)目設(shè)計(jì)前期,要進(jìn)行需求分析和明確開發(fā)任務(wù)。設(shè)計(jì)人員需要及時(shí)聯(lián)系Intel的技術(shù)支持工程師了解產(chǎn)品路線圖,結(jié)合項(xiàng)目實(shí)際需求,一起討論平臺(tái)的芯片方案;開發(fā)調(diào)試階段的調(diào)試工具種類和使用文檔,明確項(xiàng)目開發(fā)計(jì)劃及時(shí)間表;同步申請(qǐng)Intel CRB參考設(shè)計(jì)板進(jìn)行先期調(diào)試與評(píng)估,以縮短產(chǎn)口開發(fā)周期,提前獲得Intel的技術(shù)支持和設(shè)計(jì)資源。當(dāng)然,參考EDS及其他文檔的特性指標(biāo)過程中,也需要進(jìn)行初期產(chǎn)品軟件實(shí)現(xiàn)可行性研宄,如與BIOS/OSV廠家討論SW開發(fā)與設(shè)計(jì),MCU的實(shí)現(xiàn)與系統(tǒng)配合,OS與driver的功能實(shí)現(xiàn),系統(tǒng)散熱方案的選擇等。結(jié)合項(xiàng)目需求,開始準(zhǔn)備設(shè)計(jì)文檔和設(shè)計(jì)方案,需要先進(jìn)行系統(tǒng)架構(gòu)設(shè)計(jì),畫出系統(tǒng)框圖與相關(guān)設(shè)計(jì)部門討論實(shí)現(xiàn),整理出電源分配、時(shí)鐘、上電時(shí)序及復(fù)位、中斷、調(diào)試等單元構(gòu)思框圖,結(jié)合Intel平臺(tái)客戶參考設(shè)計(jì)原理圖CRB,進(jìn)行器件選型和單元方案實(shí)現(xiàn)到整體方案的制定。需要參考PDG,EDS,CRB等文檔,特別注意芯片的工作電壓、工作頻率、系統(tǒng)時(shí)序和整體功耗等,滿足系統(tǒng)設(shè)計(jì)需求。
2.2英特爾硬件原理圖繪制階段
在原理圖繪制階段,首先參考Intel芯片庫(kù)文件,做到原理圖排版清晰合理,版面排列均勻,學(xué)習(xí)EDS文檔中各組信號(hào)描述:系統(tǒng)內(nèi)存、總線接口、電氣特性以及上電順序(此為平臺(tái)上電設(shè)計(jì)的重要基礎(chǔ)),從EDS中查閱相關(guān)信息,并參考CRB根據(jù)平臺(tái)各主要功能模塊對(duì)時(shí)序的要求匯整后進(jìn)行定義項(xiàng)目平臺(tái)的上電時(shí)序;其次,結(jié)合項(xiàng)目功能需求,參考intel CRB原理圖設(shè)計(jì),特別注意電源分配、時(shí)針安排、高速信號(hào)的連接等,原理圖初稿繪制后需要認(rèn)真與intel的原理圖檢查表(schematic design check list)結(jié)合排查容易出錯(cuò)的地方,特別是DDR、PCIe、USB、DDI等高速信號(hào);然后,硬件開發(fā)人員需要及時(shí)與SW同事一起討論和準(zhǔn)備BIOS/Boot loader程序,為第一版打樣試產(chǎn)開機(jī)作好充分的準(zhǔn)備。當(dāng)然,選擇與繪制其他元器件也是一個(gè)重要組成部分,需要充分考慮后期的加工以及生產(chǎn)流程的方便性和元器的替代性??梢酝缴暾?qǐng)Intel技術(shù)支持人員進(jìn)行項(xiàng)目原理圖的審查,結(jié)合檢查結(jié)果,召開原理圖設(shè)計(jì)小組進(jìn)行最終討論和修改,對(duì)功能、性能、冗余設(shè)計(jì)等客戶功能要求規(guī)格與標(biāo)準(zhǔn)與Intel平臺(tái)各項(xiàng)指標(biāo)相符合,以及工廠的可生產(chǎn)性、可調(diào)試性、可測(cè)試性進(jìn)行等,最終修改確定。
2.3英特爾PCB布局設(shè)計(jì)階段
布局和PCB設(shè)計(jì)階段,需要及時(shí)與機(jī)構(gòu)/ID/EMI/RF/Power/thermal team合作,討論主要芯片的位置擺放問題,以滿足項(xiàng)目整體方案的設(shè)計(jì)需求。首先結(jié)合PCB疊層結(jié)構(gòu),計(jì)算各組高速信號(hào)的PCB走線的寬度能否順暢,討論電源器件位置以及敏感元器件位置擺放,產(chǎn)生正式設(shè)計(jì)文檔:注意把I/0接口、溫度、時(shí)鐘元器件位置以及限高區(qū)域重點(diǎn)討論其次,繪制PCB布局時(shí)需要選擇合理的疊層設(shè)計(jì)、把主要元器件排列均勻,做到高速信號(hào)布線順暢;要特別注意干擾源及敏感信號(hào)的屏蔽,各種不同功能模塊的供電要做到相對(duì)隔離;注意高速信號(hào)與電源的走線分配,避免相互干涉;合理規(guī)劃電源模塊布局與電源分配路徑,根據(jù)印制線路板電流的大小,盡量加粗電源線寬度,減少環(huán)路電阻。高速信號(hào)走線長(zhǎng)度需要符合Intel規(guī)范,需要填寫PCB板上實(shí)際長(zhǎng)度在等長(zhǎng)表中檢查走線長(zhǎng)度。合理規(guī)劃高速信號(hào)的參考平面及電源平面,特別注意DDR、DMI、DDI、DSI、SATA、PCIE、USB等高速信號(hào)的布線,以避免信號(hào)干擾和竄擾效應(yīng);拉大高速信號(hào)和模擬信號(hào)之間的距離,盡可能地增大信號(hào)線間的距離,可以有效的減少容性串?dāng)_;應(yīng)盡量減小環(huán)路面積減小感性串?dāng)_。地線設(shè)計(jì)中,注意數(shù)字地對(duì)模擬地的噪聲干擾,可將數(shù)字地與模擬地分開、接地線應(yīng)盡量加粗、數(shù)字電路系統(tǒng)的接地線構(gòu)成閉環(huán)路,能提高抗噪聲能力。關(guān)注信號(hào)完整性的信號(hào)阻抗匹配、線寬走線均勻、線距保持合理;避免傳輸線的阻抗不連續(xù)性,減少使用樁線等。模擬信號(hào),時(shí)鐘信號(hào)和溫度信號(hào)等敏感信號(hào)走線盡量短,并遠(yuǎn)離電源等干擾源。過孔數(shù)量及分布合理,尤其是高速信號(hào)的過孔數(shù)量不超過要求,可以參考CRB layout file,layout check list和PDG。遵守英特爾參考設(shè)計(jì)文檔PDG,做到電源分配合理,時(shí)鐘走線得當(dāng),DDR等高速信號(hào)沒有影響和被影響;后期,認(rèn)真與layout對(duì)照檢查表一項(xiàng)一項(xiàng)的仔細(xì)排查,尤其是高速信號(hào)、等長(zhǎng)、電源、EMI對(duì)策等部分。接近發(fā)板前期,可以邀請(qǐng)英特爾專業(yè)工程師同步進(jìn)行檢查,收到反饋結(jié)果后及時(shí)召開layout布局檢查會(huì)議,討論并修改后產(chǎn)生正式設(shè)計(jì)文檔進(jìn)行發(fā)版制作。
2.4英特爾PCB制作階段
PCB制作期間需要同步檢查物料表,協(xié)調(diào)試生產(chǎn)排程,準(zhǔn)備首件測(cè)試計(jì)劃和調(diào)試工具軟件、調(diào)試設(shè)備。當(dāng)收到首片PCB時(shí),首先進(jìn)行電源相關(guān)的開短路測(cè)試,確認(rèn)無(wú)誤后進(jìn)行上電測(cè)試,重點(diǎn)檢查電源時(shí)序、時(shí)鐘、reset等信號(hào),對(duì)照英特爾平臺(tái)EDS中的上電時(shí)序要求,軟件硬件開發(fā)人員及時(shí)調(diào)整和解決不符合spec.要求的設(shè)計(jì);接著power on完成后,需要完成功能測(cè)試報(bào)告和信號(hào)完整性測(cè)試報(bào)告,然后進(jìn)行系統(tǒng)功耗與電源品質(zhì)測(cè)試、主要器件的兼容性和系統(tǒng)穩(wěn)定性測(cè)試;生成正式的測(cè)試報(bào)告和變更文檔以便后續(xù)相關(guān)問題的追溯。必要時(shí)可以尋求英特爾平臺(tái)應(yīng)用工程師在主板調(diào)試驗(yàn)證方面的幫助。
2.5英特爾硬件平臺(tái)調(diào)試階段
根據(jù)首次試產(chǎn)后的測(cè)試結(jié)果,修改原理圖和布局設(shè)計(jì),進(jìn)一步檢查物料上件的準(zhǔn)確性,同步解決工廠生產(chǎn)與功能測(cè)試相關(guān)的問題,形成設(shè)計(jì)文檔:在第二次試生產(chǎn)后,進(jìn)一步驗(yàn)證系統(tǒng)功能的穩(wěn)定性,比如說高低溫,老化,跑長(zhǎng)時(shí)間多次開關(guān)機(jī)等測(cè)試;及時(shí)解決相關(guān)測(cè)試部門發(fā)現(xiàn)的集中性問題。第三次打板后足夠臺(tái)數(shù)、次數(shù)的多次驗(yàn)證系統(tǒng)穩(wěn)定性的同時(shí),也需要在產(chǎn)品最終量產(chǎn)前,改善生產(chǎn)良率,比如說簡(jiǎn)化設(shè)計(jì),使用排組減少零件數(shù)量等,對(duì)工廠生產(chǎn)和測(cè)試過程中,遇到的集中性問題進(jìn)行解決直到開始量產(chǎn)出貨。
總結(jié)
英特爾嵌入式平臺(tái)設(shè)計(jì)的目的是為了讓系統(tǒng)設(shè)備達(dá)到預(yù)期的功能,系統(tǒng)能夠更加穩(wěn)定的運(yùn)行,本文重點(diǎn)強(qiáng)調(diào)的Intel各個(gè)主要設(shè)計(jì)文檔的功能與內(nèi)涵,解決了X86開發(fā)工程師在設(shè)計(jì)嵌入式平臺(tái)過程中遇到的種種困惑以及給出了指導(dǎo)方案,在大部分的系統(tǒng)硬件設(shè)計(jì)過程中運(yùn)用可取得較好的項(xiàng)目成果,能夠縮短產(chǎn)品上市時(shí)間與開發(fā)資源。當(dāng)然,現(xiàn)代快節(jié)奏的產(chǎn)品開發(fā)周期,各種項(xiàng)目的要求也千差萬(wàn)別,可以結(jié)合具體實(shí)際情況,有針對(duì)的選擇重點(diǎn)的開發(fā)方向。
以上就是我們深圳市組創(chuàng)微電子有限公司為您介紹的英特爾嵌入式平臺(tái)硬件設(shè)計(jì)流程指導(dǎo)。如果您有智能電子產(chǎn)品的軟硬件功能開發(fā)需求,可以放心交給我們,我們有豐富的電子產(chǎn)品定制開發(fā)經(jīng)驗(yàn),可以盡快評(píng)估開發(fā)周期與IC價(jià)格,也可以核算PCBA報(bào)價(jià)。我們是多家國(guó)內(nèi)外芯片代理商:松翰、應(yīng)廣、杰理、安凱、全志、realtek,有MCU、語(yǔ)音IC、藍(lán)牙IC與模塊、wifi模塊。我們的擁有硬件設(shè)計(jì)與軟件開發(fā)能力。涵蓋了電路設(shè)計(jì)、PCB設(shè)計(jì)、單片機(jī)開發(fā)、軟件定制開發(fā)、APP定制開發(fā)、微信公眾號(hào)開發(fā)、語(yǔ)音識(shí)別技術(shù)、藍(lán)牙wifi開發(fā)等。還可以承接智能電子產(chǎn)品研發(fā)、家用電器方案設(shè)計(jì)、美容儀器開發(fā)、物聯(lián)網(wǎng)應(yīng)用開發(fā)、智能家居方案設(shè)計(jì)、TWS耳機(jī)開發(fā)、藍(lán)牙耳機(jī)音箱開發(fā)、兒童玩具方案開發(fā)、電子教育產(chǎn)品研發(fā)。
- 返回頂部